Du begreifst es nicht, also noch ein letztes mal: Bei den alten Chipsätzen von Skylake sind die 8 PCIe Lanes und die 6 SATA Lanes parallel, also alle gleichzeitig im Chipsatz angebunden, die hat nicht diese Sharing wie der Z170, weil Intel das erst mit den Skylake Chipsätzen eingeführt hat. Denke Dir bei Skylake eben einfach die PCIe Lanes weg, die sich mit anderen Resourcen wie USB3, Etherner oder SATA die HSIO teilen, dann wären es auch nicht mehr wirklich deutlich als die 8 PCIe Lanes die die anderen Chipsätze haben. Intel hat eben bei Skylake nicht intern wirklich viel mehr Lanes in den Chips gepackt, sondern nur die Möglichkeit die HSIO an denen die USB3 und SATA Ports hängen alternativ als PCIe Lanes herauszuführen. Bei den alten Chipsätzen sind die HSIOs einfach alle fest verdrahtet, da gibt es keine Auswahlmöglichkeit wie diese genutzt werden, da hängt jeder SATA Port und jede PCIe Lane fest an einer eigenen Verbindung und alle können gleichzeitig genutzt werden.
Anders gesagt: Die Skylake Chipsätze bieten bis zu 20 PCIe Lane, statt vorher nur maximal 8. Aber die bieten intern nicht auch gleichzeitig 12 weitere Lanes zur Anbindung, so ein Chipsatz ist ja einem PLX Chip, also PCIe Switch nicht unähnlich, sondern klauen eben nur die Anbindung von andereren Funktionen um die auch noch als PCIe Lanes herauszuführen. Genau das ist neu und führt eben zu den Einschränkungen bei der gleichzeitigen Nutzung von diesen "geklauten" PCIe Lanes und z.B. SATA Ports, die es vorher so nicht gab!