News und Artikel durchsuchen
{{#data.error.root_cause}}
{{/data.error}}
{{^data.error}}
{{#texts.summary}}
[{{{type}}}] {{{reason}}}
{{/data.error.root_cause}}{{texts.summary}} {{#options.result.rssIcon}} RSS {{/options.result.rssIcon}}
{{/texts.summary}} {{#data.hits.hits}}
{{#_source.featured}}
FEATURED
{{/_source.featured}}
{{#_source.showImage}}
{{#_source.image}}
{{/_source.image}}
{{/_source.showImage}}
{{/data.hits.hits}}
{{{_source.title}}} {{#_source.showPrice}} {{{_source.displayPrice}}} {{/_source.showPrice}}
{{#_source.showLink}} {{/_source.showLink}} {{#_source.showDate}}{{{_source.displayDate}}}
{{/_source.showDate}}{{{_source.description}}}
{{#_source.additionalInfo}}{{#_source.additionalFields}} {{#title}} {{{label}}}: {{{title}}} {{/title}} {{/_source.additionalFields}}
{{/_source.additionalInfo}}
Fraunhofer-Institut
-
RISC-V: Zahlreiche Forschungsprojekte zur Stärkung der technologischen Souveränität Europas
Die quelloffene Befehlsarchitektur RISC-V, kurz für Reduced Instruction Set Computer V, wurde mit dem Ziel entworfen, Mikroprozessoren ohne Erwerb einer Lizenz entwerfen und fertigen zu können. Dabei sollen mit RISC-V energieeffiziente und gleichzeitig performante Prozessoren realisiert werden können. Die Zugänglichkeit von RISC-V ermöglicht es den Entwicklern zudem, Prozessoren zu entwerfen, die auf spezifische Anforderungen zugeschnitten... [mehr]