Du verwendest einen veralteten Browser. Es ist möglich, dass diese oder andere Websites nicht korrekt angezeigt werden. Du solltest ein Upgrade durchführen oder einen alternativen Browser verwenden.
Habe mal nachgeschaut und du hast Recht. Sorry.
commit 044e7a414be9ba20826e5fd482214686193fe7b6
Author: Yazen Ghannam <Yazen.Ghannam@amd.com>
Date: Tue Nov 22 15:40:16 2016 -0600
EDAC, amd64: Don't force-enable ECC checking on newer systems
It's not recommended for the OS to...
Die Compiler sind einfach noch nicht schlau genug, die Situationen zu erkennen, in denen die Befehle vorteihaft wären.
Falls sich das in Zukunft ändern sollte, würden natürlich die hohen Ryzen Latenzen berücksichtigt und deshalb alternative Assembler Befehle bevorzugt (mit -march=znver1).
Die...
Um PDEP oder PEXT zu generieren muss man _pext_u64(), _pdep_u64(), etc. direkt aufrufen.
Ich kenne zumindest keinen Compiler der die beiden Befehle von sich aus erzeugt.
Die andern BMI2 Befehle kann man ruhig benutzen. Und eigentlich erzeugen Compiler PEXT und PDEP nur äußerst selten. Man muß schon die intrinsics direkt aufrufen, um die beiden Befehle zu benutzen.
PDEP und PEXT sind wahrscheinlich gar nicht im Silikon implementiert, sondern werden per Micrcode...
AnandTech - OCZ Confirms Octane and Vertex 4 use Marvell based Silicon
Octane, Petrol -> Marvell 88SS9174
Vertex 4 -> vielleicht schon Marvell 88SS9187?
Spin-Retry Count = 1
solange der dazugehörige Wert bei 100 bleibt würde ich mir keine Sorgen
machen.
Seagate-typische (?) monströse Raw-Read Error Rate
Raw_Read_Error_Rate=Hardware_ECC_Recovered und Seek_Error_Rate
sind 48-bit Werte. Die obersten 16 bit enthalten die Anzahl der Fehler bisher...
Sorry, das ist ein Missverständnis. Auch die Thubans (Stepping E)
beherrschen die gleichen ECC Konfigurationen wie die Opterons (D).
(Also alle CPUs ab Stepping D erlauben Chipkill mit x8 ECC DIMMS)
Die neuen Opterons haben D Steppings (D0, D1).
"...based on eighteen 256M x 8-bit DDR3-1333MHz FBGA components
per module." Entscheidend sind die 8-bit (= 8x).
Ja, wir müssen auf die Veröffentlichung der Bulldozer Dokumentation
warten. Aber ich glaube die Chancen stehen gut, dass Chipkill...
Apropos Chipkill: Ob das funktioniert hängt von der Prozessor Revision, von
der RAM Weite (x4 oder x8) und auch davon ab ob man den Speicher im ganged
oder unganged Modus laufen hat.
(Siehe Seite 173ff http://support.amd.com/us/Processor_TechDocs/31116.pdf )
Die Kingston ValueRAMs...
;-) . OK, die Frage ist nur wo die 18446744073709551615 her kommt?
Aber du hast Recht, es könnte ein von TRIM unabhängiges Problem sein.
Ja, ich hoffe die nächste Version der TRIM Patches von Matthew Wilcox
wird sich dann ähnlich wie Win7 verhalten.
Interessant. Das ganze lief auf der SSD...
In Linux gibt es exakt dieselben Probleme wie unter Win 7.
Nur bemerkt das kein Mensch, weil TRIM noch von keinem Kernel
unterstützt wird. Man muss per Hand den Source Code patchen und
dann seinen eigenen Kernel bauen. Ich habe es ausprobiert und es
war schrecklich. Das ganze System ist nach...
Es liegt auf jeden Fall an der Firmware.
Das Problem ist, dass die SSD zwei Größenordnungen zu langsam
beim Abarbeiten der Trim Befehle ist. Weder die Win7- oder Linux-
Implementierung noch die ATA Spezifikation sind für solch extrem
langsamen SSDs konzipiert.
Falls Indilinx die TRIM...
Ich gehe davon aus, dass es jederzeit beim nativen WIn7 trimmen
auftreten kann. Der Fehler ist bestimmt dass durch irgendein Timing
Problem wichtige Sektoren getrimmt werden, die Dateien und sonstige
Filesystem Strukturen enthalten.
Also ich würde auf jeden Fall das automatische WIn7 Trim...
Ja, du hast bestimmt Recht und um in Zukunft das Geschwätz von
Tony nicht mehr lesen zu müssen, wüsste ich gerne welche Supertalent
Firmware Seriennummer denn meiner 30GB Vertex entspricht.
Dann werde ich meine Vertex in eine Supertalent umwandeln und
den OCZ-Forum Bookmark löschen.
Edit...