Suchergebnisse

  1. O

    Wieder mal typisch: Ryzen kann ECC, aber aktuell kein Mainboard mit ECC Support

    Habe mal nachgeschaut und du hast Recht. Sorry. commit 044e7a414be9ba20826e5fd482214686193fe7b6 Author: Yazen Ghannam <Yazen.Ghannam@amd.com> Date: Tue Nov 22 15:40:16 2016 -0600 EDAC, amd64: Don't force-enable ECC checking on newer systems It's not recommended for the OS to...
  2. O

    Wieder mal typisch: Ryzen kann ECC, aber aktuell kein Mainboard mit ECC Support

    Unsinn. Unter Linux kann man einfach /sys/module/edac_core/parameters/edac_mc_panic_on_ue auf 1 setzen.
  3. O

    Ryzen Schach Performance - BMI2 Problem

    Die Compiler sind einfach noch nicht schlau genug, die Situationen zu erkennen, in denen die Befehle vorteihaft wären. Falls sich das in Zukunft ändern sollte, würden natürlich die hohen Ryzen Latenzen berücksichtigt und deshalb alternative Assembler Befehle bevorzugt (mit -march=znver1). Die...
  4. O

    Ryzen Schach Performance - BMI2 Problem

    Um PDEP oder PEXT zu generieren muss man _pext_u64(), _pdep_u64(), etc. direkt aufrufen. Ich kenne zumindest keinen Compiler der die beiden Befehle von sich aus erzeugt.
  5. O

    Ryzen Schach Performance - BMI2 Problem

    Die andern BMI2 Befehle kann man ruhig benutzen. Und eigentlich erzeugen Compiler PEXT und PDEP nur äußerst selten. Man muß schon die intrinsics direkt aufrufen, um die beiden Befehle zu benutzen. PDEP und PEXT sind wahrscheinlich gar nicht im Silikon implementiert, sondern werden per Micrcode...
  6. O

    Ryzen Schach Performance - BMI2 Problem

    Siehe: instlatx64 Intel Skylake: Inst 2017 BMI2 : BZHI r32, r32, r32 L: 0.45ns= 1.0c T: 0.23ns= 0.50c Inst 2018 BMI2 : BZHI r64, r64, r64 L: 0.45ns= 1.0c T: 0.23ns= 0.50c Inst 2019 BMI2 : MULX r32, r32, r32 L: 1.96ns= 4.3c T: 0.53ns=...
  7. O

    Vertex 4 und Octane benutzen Marvell Controller

    AnandTech - OCZ Confirms Octane and Vertex 4 use Marvell based Silicon Octane, Petrol -> Marvell 88SS9174 Vertex 4 -> vielleicht schon Marvell 88SS9187?
  8. O

    Seagate übernimmt Samsungs Festplattensparte

    Offizielle Bestätigung: Seagate and Samsung Announce Broad Strategic Alignment
  9. O

    Smart-Werte einer Seagate...

    Spin-Retry Count = 1 solange der dazugehörige Wert bei 100 bleibt würde ich mir keine Sorgen machen. Seagate-typische (?) monströse Raw-Read Error Rate Raw_Read_Error_Rate=Hardware_ECC_Recovered und Seek_Error_Rate sind 48-bit Werte. Die obersten 16 bit enthalten die Anzahl der Fehler bisher...
  10. O

    Smart-Werte einer Seagate...

    Was soll daran kritisch sein? Ist doch alles im grünen Bereich.
  11. O

    Unterstützt das Biostar TA790GX A3+ ECC RAM?

    Sorry, das ist ein Missverständnis. Auch die Thubans (Stepping E) beherrschen die gleichen ECC Konfigurationen wie die Opterons (D). (Also alle CPUs ab Stepping D erlauben Chipkill mit x8 ECC DIMMS)
  12. O

    Unterstützt das Biostar TA790GX A3+ ECC RAM?

    Die neuen Opterons haben D Steppings (D0, D1). "...based on eighteen 256M x 8-bit DDR3-1333MHz FBGA components per module." Entscheidend sind die 8-bit (= 8x). Ja, wir müssen auf die Veröffentlichung der Bulldozer Dokumentation warten. Aber ich glaube die Chancen stehen gut, dass Chipkill...
  13. O

    Unterstützt das Biostar TA790GX A3+ ECC RAM?

    Apropos Chipkill: Ob das funktioniert hängt von der Prozessor Revision, von der RAM Weite (x4 oder x8) und auch davon ab ob man den Speicher im ganged oder unganged Modus laufen hat. (Siehe Seite 173ff http://support.amd.com/us/Processor_TechDocs/31116.pdf ) Die Kingston ValueRAMs...
  14. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 5|1]

    ;-) . OK, die Frage ist nur wo die 18446744073709551615 her kommt? Aber du hast Recht, es könnte ein von TRIM unabhängiges Problem sein. Ja, ich hoffe die nächste Version der TRIM Patches von Matthew Wilcox wird sich dann ähnlich wie Win7 verhalten. Interessant. Das ganze lief auf der SSD...
  15. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 5|1]

    In Linux gibt es exakt dieselben Probleme wie unter Win 7. Nur bemerkt das kein Mensch, weil TRIM noch von keinem Kernel unterstützt wird. Man muss per Hand den Source Code patchen und dann seinen eigenen Kernel bauen. Ich habe es ausprobiert und es war schrecklich. Das ganze System ist nach...
  16. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 5|1]

    Es liegt auf jeden Fall an der Firmware. Das Problem ist, dass die SSD zwei Größenordnungen zu langsam beim Abarbeiten der Trim Befehle ist. Weder die Win7- oder Linux- Implementierung noch die ATA Spezifikation sind für solch extrem langsamen SSDs konzipiert. Falls Indilinx die TRIM...
  17. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 5|1]

    Ist eher unwahrscheinlich, da man das Wiper Tool ja nicht laufen läßt, während man gleichzeitig Dateien kopiert oder löscht....
  18. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 5|1]

    Ich gehe davon aus, dass es jederzeit beim nativen WIn7 trimmen auftreten kann. Der Fehler ist bestimmt dass durch irgendein Timing Problem wichtige Sektoren getrimmt werden, die Dateien und sonstige Filesystem Strukturen enthalten. Also ich würde auf jeden Fall das automatische WIn7 Trim...
  19. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 4|2]

    Ja, du hast bestimmt Recht und um in Zukunft das Geschwätz von Tony nicht mehr lesen zu müssen, wüsste ich gerne welche Supertalent Firmware Seriennummer denn meiner 30GB Vertex entspricht. Dann werde ich meine Vertex in eine Supertalent umwandeln und den OCZ-Forum Bookmark löschen. Edit...
  20. O

    SSD UltraDrive Supertalent / OCZ Vertex SSD / Indilinx Barefoot Controller [Part 1|2]

    Ist Linux kein OS? ATA TRIM wird seit 6 Monaten im Kernel unterstützt.
Hardwareluxx setzt keine externen Werbe- und Tracking-Cookies ein. Auf unserer Webseite finden Sie nur noch Cookies nach berechtigtem Interesse (Art. 6 Abs. 1 Satz 1 lit. f DSGVO) oder eigene funktionelle Cookies. Durch die Nutzung unserer Webseite erklären Sie sich damit einverstanden, dass wir diese Cookies setzen. Mehr Informationen und Möglichkeiten zur Einstellung unserer Cookies finden Sie in unserer Datenschutzerklärung.


Zurück
Oben Unten refresh