News und Artikel durchsuchen
{{#data.error.root_cause}}
{{/data.error}}
{{^data.error}}
{{#texts.summary}}
[{{{type}}}] {{{reason}}}
{{/data.error.root_cause}}{{texts.summary}} {{#options.result.rssIcon}} RSS {{/options.result.rssIcon}}
{{/texts.summary}} {{#data.hits.hits}}
{{#_source.featured}}
FEATURED
{{/_source.featured}}
{{#_source.showImage}}
{{#_source.image}}
{{/_source.image}}
{{/_source.showImage}}
{{/data.hits.hits}}
{{{_source.title}}} {{#_source.showPrice}} {{{_source.displayPrice}}} {{/_source.showPrice}}
{{#_source.showLink}} {{/_source.showLink}} {{#_source.showDate}}{{{_source.displayDate}}}
{{/_source.showDate}}{{{_source.description}}}
{{#_source.additionalInfo}}{{#_source.additionalFields}} {{#title}} {{{label}}}: {{{title}}} {{/title}} {{/_source.additionalFields}}
{{/_source.additionalInfo}}
Xeron
-
Leibniz-Rechenzentrum setzt auf Sapphire Rapids und Ponte Vecchio
Das Leibniz-Rechenzentrum hat erste Details zur Phase zwei des SuperMUC-NG bekanntgegeben. Für die kommende Ausbaustufe zum Einsatz kommen sollen Xeon-Prozessoren der nächsten Generation (Sapphire Rapids) und Beschleuniger auf Basis der Xe-HPC-Architektur Ponte Vecchio. Beide stammen von Intel, genau wie 1 PB an Distributed Asynchronous Object Storage (DAOS), der auf Optane DC SSDs und Optane DC Persistent Memory basieren... [mehr]