News und Artikel durchsuchen
{{#data.error.root_cause}}
{{/data.error}}
{{^data.error}}
{{#texts.summary}}
[{{{type}}}] {{{reason}}}
{{/data.error.root_cause}}{{texts.summary}} {{#options.result.rssIcon}} RSS {{/options.result.rssIcon}}
{{/texts.summary}} {{#data.hits.hits}}
{{#_source.featured}}
FEATURED
{{/_source.featured}}
{{#_source.showImage}}
{{#_source.image}}
{{/_source.image}}
{{/_source.showImage}}
{{/data.hits.hits}}
{{{_source.title}}} {{#_source.showPrice}} {{{_source.displayPrice}}} {{/_source.showPrice}}
{{#_source.showLink}} {{/_source.showLink}} {{#_source.showDate}}{{{_source.displayDate}}}
{{/_source.showDate}}{{{_source.description}}}
{{#_source.additionalInfo}}{{#_source.additionalFields}} {{#title}} {{{label}}}: {{{title}}} {{/title}} {{/_source.additionalFields}}
{{/_source.additionalInfo}}
Genoa-X
-
Genoa-X, Bergamo und MI300X: AMD stellt seine Datacenter-Zukunft vor
Auf seinem Datacenter-Event "Data Center and AI Technology Premiere" hat AMD heute eine Reihe Neuerungen bzw. weitere Details bekanntgegeben. Zu Beginn der Veranstaltung berichtete AMD aber zunächst über die Erfolge der aktuellen Genoa-Generation, die als General-Purpose-Prozessoren auch bei AWS zum Einsatz kommen. Aber nun zu den Neuigkeiten. Final vorgestellt wurden die EPYC-Prozessoren auf Basis des Bergamo-Designs. Dabei handelt es sich um... [mehr] -
Genoa-X mit 1 GB L3-Cache: L3-Cache bei Siena halbiert
Geleakte Spezifikationen (via Twitter) rahmen die technischen Eckdaten der noch fehlenden Zen-4-Varianten bei den EPYC-Prozessoren ein. Siena ist als EPYC-8004-Serie für Telekommunikationsanwendungen vorgesehen. Genoa-X ist das EPYC-Design mit zusätzlichem 3D V-Cache – ähnlich wie bei den Ryzen-7000X3D-Prozessoren sowie den Vorgängern alias Milan-X. Siena findet seinen Platz im kleineren Sockel SP6 und ist mit einer TDP von 155 bis 225 W... [mehr] -
Leak bestätigt Genoa-X, 160 PCIe-Lanes und einen Sockel SP6
Ein neues Leak gibt einige neue Details zu AMDs zukünftigen EPYC-Prozessoren preis. AdoredTV führt dazu einige interne Roadmap an, die sich mit den offiziellen Informationen des Accelerated-Events decken. Bekannt ist, dass Genoa und Bergamo auf Zen-4-Kernen basieren werden. Die Fertigung wird jeweils in 5 nm stattfinden. Genoa wird bis zu 96 Kerne bieten sowie DDR5 und PCI-Express 5.0 sowie CXL unterstützen. Darüber hinaus wird es die... [mehr]