Suchergebnisse

  1. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    Holzmann Asrock Timing Configurator überschätzt die wahren Werte WTRS und WTRS weiter 4.
  2. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    WRPDEN=WRPRE+1 1667238308 Asus MemTweakit = false WRPRE=WR+CWL+4 ATC and Jedec and BIOS and Dragonball = true WRPRE=WR+CWL+8 ATC=false WRRDsg=CWL+WTRL+6 WRRDdg=CWL+WTRS+6 Dragonball=true WRRDsg=CWL+WTRL+10 WRRDdg=CWL+WTRS+10 Jedec WRRDsg=CWL+WTRL+8 WRRDdg=CWL+WTRS+8
  3. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    bisher gibt es nur wenige Fixes, daher wurde die neue Version noch nicht veröffentlicht
  4. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    sayer WCL=34 ? true 30 tRAS=46 RDWRsg/dg=14 or 15
  5. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    du hast falsche zeiten das Board nutzt eigentlich ganz anders
  6. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    For DDR5 BL=16 tBL=BL/2=8 RRDSmin=tBL RRDL>=RRDS FAWmin>=RRDSx4 tRASmin>=tRCD+tRTP tRTPmin(Jedec)=12 tWRmin(Jedec)=48 tWRPRE(formula in BIOS)=tCWL+8+tWR tWRPRE(formula in asus memtweak and msi dragonball)=tCWL+4+tWR RDRDsg=CCDL (min=8 Jedec)=14 (analog RDRDsg=7 for ddr4) 12 (analog RDRDsg=6...
  7. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    RRDsg>=8 RRDdg=8 FAW=32 tRAS=48 tWR=48 and tWRPRE=90 (WR>WTRL) WRWRsg=28 = RDRDsg*2 WTRL=16/24 and WRRDsg=60/68 RDWRsg/dg=14 tRFC=400 or 416 tREFI=65280 (in Verbindung gebracht tREFIx9 in bios, max =255)
  8. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    verstanden
  9. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    Groove87 tRAS=50 tWR=48 or 54 tRRDS=8 tRRDL=8 tRTP=12 tFAW=32 RDRDsg=12 and WRWRsg=24 RDRDdg=8 WRWRdg=8 WTRS=4 and WRRDdg=42 WTRL=16 and WRRDsg=54 for DDR5: (in asusmemtweak and msi dragonball): tWTRS=tWRRDdg-tCWL-6 tWTRL=tWRRDsg-tCWL-6 in bios: tWTRS=tWRRDdg-tCWL-10 tWTRL=tWRRDsg-tCWL-10
  10. anta777

    [Sammelthread] Ryzen RAM OC + mögliche Limitierungen

    tRAS=tRC-tRP - better for AMD your tRAS=51-16=35
  11. anta777

    [Sammelthread] Intel DDR5 RAM OC Thread

    einfache Übertaktungstabelle DDR5 (erste Version) http://bit.ly/3bITglw Hinweis zur Tabelle: tCL kann auf jeden eingestellt werden, sogar aus dem Intervall 22-66, tWR ist ein Vielfaches von 6 aus dem Intervall 48-96, tRTP zur Auswahl 12,14,15,17,18,20,21,23,24, CCDL-Auswahl aus dem Intervall...
  12. anta777

    [Sammelthread] DDR5 Info- & Laberthread 2024

    einfache Übertaktungstabelle DDR5 (erste Version) http://bit.ly/3bITglw Hinweis zur Tabelle: tCL kann auf jeden eingestellt werden, sogar aus dem Intervall 22-66, tWR ist ein Vielfaches von 6 aus dem Intervall 48-96, tRTP zur Auswahl 12,14,15,17,18,20,21,23,24, CCDL-Auswahl aus dem Intervall...
  13. anta777

    [Sammelthread] DDR5 Info- & Laberthread 2024

    IronAge tRASmin=tRCD+tRTP=37+12=49 tRCmin=tRCD+tRTP+tRP=37+12+37=86
  14. anta777

    [Sammelthread] Intel DDR4 RAM OC Thread + Guides und Tipps

    was hast du gegen die formel für RDWR ? warum nannten sie mich einen Troll ?
  15. anta777

    [Sammelthread] Intel DDR4 RAM OC Thread + Guides und Tipps

    Sie möchten Ihren Speicher nicht richtig konfigurieren ? Wer hat meine vorherigen Beiträge gelöscht?
  16. anta777

    [Sammelthread] Intel DDR4 RAM OC Thread + Guides und Tipps

    Das war lange Zeit für alle außer Ihnen klar. Deshalb löschst du meine Posts, damit niemand etwas über deine Ignoranz erfährt JEDEC: RDWR_sg=RDWR_dg=tCL-tCWL+RBL/2+1tCK+WPRE praktisch tCL-tCWL+10, selten tCL-tCWL+12 WRRD_sg=tCWL+WBL/2+WTR_L praktisch tCWL+WTR_L+6 WRRD_dg=tCWL+WBL/2+WTR_S...
Hardwareluxx setzt keine externen Werbe- und Tracking-Cookies ein. Auf unserer Webseite finden Sie nur noch Cookies nach berechtigtem Interesse (Art. 6 Abs. 1 Satz 1 lit. f DSGVO) oder eigene funktionelle Cookies. Durch die Nutzung unserer Webseite erklären Sie sich damit einverstanden, dass wir diese Cookies setzen. Mehr Informationen und Möglichkeiten zur Einstellung unserer Cookies finden Sie in unserer Datenschutzerklärung.


Zurück
Oben Unten refresh