http://www.pcgameshardware.de/AMD-Zen-Architektur-261795/News/Ryzen-3000-BIOS-Updates-Details-Infinity-Fabric-1278103/ schrieb:
Angebliche Details u.a. zum Infinity Fabric in Zen-2-CPUs
Im Falle von Epyc 2 gab AMD explizit an, dass die Zen-2-Chiplets untereinander nicht kommunizieren können sollen. Jeder Die ist über Infinity-Fabric-Links mit dem I/O-Chip verbunden, der die Kommunikation übernimmt. Techpowerup.com geht anhand der BIOS-Updates für AM4 davon aus, dass die Ryzen-3000-CPUs mit zwei Zen-2-Chiplets (12- und 16-Kerner) eine Infinity-Link-Verbindung zwischen allen Dies aufweisen würden. Zudem könnte laut 1usmus jedes Chiplet "seinen eigenen RAM-Channel" nutzen. Da die DDR4-Controller im I/O-Die sitzen, entspräche das nur einer Zuordnung. Inwiefern das sinnvoll wäre, müssten Tests zeigen. Theoretisch sollten alle Zen-2-Kerne auf den kompletten RAM zugreifen können. Eine Beschleunigung des Interconnects sei durch den UCLK möglich: Wie schon bei Zen (1) soll der Takt des Infinity Fabrics an die RAM-Frequenz gekoppelt sein, allerdings nicht mehr starr, sondern mit optionalen Teilern. Neben einer Verringerung des UCLK gegenüber der Speicherfrequenz sei eine Verdoppelung möglich. Bei DDR4-3200 (1.600 MHz Speichertakt) zum Beispiel wären somit 3.200 MHz beim Infinity Fabric möglich.