Follow along with the video below to see how to install our site as a web app on your home screen.
Anmerkung: this_feature_currently_requires_accessing_site_using_safari
tja... und dann wird mir bei der Montage 'ne Ecke von dem NB abbrechen, kenn mich viel zu gut... Ausserdem nehm' ich mal an, dass ne gute NB-Kühlung auch so bereits gewährleistet ist und das Köpfen nicht mehr viel den (hoffentlich) guten OC-Ergebnissen beitragen würde. Oder hast du da etwa andere Erfahrungen?@massaker: Willste nicht köpfen? Garantie ist eh futsch...
So, auch ich habe nun eine Schleif- und Polierstunde eingelegt Dafür hab direkt auf meinen NB-Wakühler vers. Schleifpapiere mit 'nem dünnen doppelseitigen Klebeband draufgebracht
Siehe da,
... Bild ...
an den Seiten kam beim Schleifen deutlich mehr weg...
CPU Feature
- Thermal Management Control: Enabled
- PPM(EIST) Mode: Disabled
- Limit CPUID MaxVal: Disabled
- CIE Function: Disabled
- Execute Disable Bit: Enabled
- Virtualization Technology: Enabled
- Core Multi-Processing: Enabled
Exist Setup Shutdown: Mode 2
Shutdown after AC Loss: Disabled
CLOCK VC0 divider: AUTO
CPU Clock Ratio Unlock: Enabled
CPU Clock Ratio: 8
- Target CPU Clock:
CPU Clock: 463
Boot Up Clock:
DRAM Speed: 333/800
- Target DRAM Speed:
PCIE Clock: 100mhz
PCIE Slot Config: 1X 1X
CPU Spread Spectrum: Disabled
PCIE Spread Spectrum: Disabled
SATA Spread Spectrum: Disabled
Voltage Settings
CPU VID Control: 1.53125V
CPU VID Special Add: Auto
DRAM Voltage Control: 2.30..V
SB Core/CPU PLL Voltage: 1.510V
NB Core Voltage: 1.504V
CPU VTT Voltage: 1.504V
Vcore Droop Control: Disable
Clockgen Voltage Control: 3.45V
GTL+ Buffers Strength: Strong
Host Slew Rate: Weak
GTL REF Voltage Control: Disable
x CPU GTL1/3 REF Volt: 110
x CPU GTL 0/2 REF Volt: 110
x North Bridge GTL REF Volt: 110
DRAM Timing
- Enhance Data transmitting: Fast
- Enhance Addressing: Fast
- T2 Dispatch: Enabled
Clock Setting Fine Delay
Ch1 Clock Crossing Setting: More Relaxed
- DIMM 1 Clock fine delay: Current
- DIMM 2 Clock fine delay: Current
- Ch 1 Command fine delay: Current
- Ch 1 Control fine delay: Current
Ch2 Clock Crossing Setting: More Relaxed
- DIMM 3 Clock fine delay: Current
- DIMM 4 Clock fine delay: Current
- Ch 2 Command fine delay: Current
- Ch 2 Control fine delay: Current
Ch1Ch2 CommonClock Setting: More Relaxed
Ch1 RDCAS GNT-Chip Delay: Auto
Ch1 WRCAS GNT-Chip Delay: Auto
Ch1 Command to CS Delay: Auto
Ch2 RDCAS GNT-Chip Delay: Auto
Ch2 WRCAS GNT-Chip Delay: Auto
Ch2 Command to CS Delay: Auto (where cpuz sees 1T or 2T SETTING)
CAS Latency Time (tCL):5
RAS# to CAS# Delay (tRCD):5
RAS# Precharge (tRP):5
Precharge Delay (tRAS):15
All Precharge to Act: 4
REF to ACT Delay (tRFC): 42
Performance LVL (Read Delay) (tRD): 8
Read delay phase adjust: Enter
Ch1 Read delay phase (4~0)
- Channel 1 Phase 0 Pull-In: Enabled
- Channel 1 Phase 1 Pull-In: Enabled
- Channel 1 Phase 2 Pull-In: Enabled
- Channel 1 Phase 3 Pull-In: Enabled
- Channel 1 Phase 4 Pull-In: Enabled
Ch2 Read delay phase (4~0)
- Channel 2 Phase 0 Pull-In: Enabled
- Channel 2 Phase 1 Pull-In: Auto
- Channel 2 Phase 2 Pull-In: Enabled
- Channel 2 Phase 3 Pull-In: Enabled
- Channel 2 Phase 4 Pull-In: Enabled
MCH ODT Latency: 2
Write to PRE Delay (tWR): 14
Rank Write to Read (tWTR): 11
ACT to ACT Delay (tRRD): 3
Read to Write Delay (tRDWR): 8
Ranks Write to Write (tWRWR): AUTO
Ranks Read to Read (tRDRD): AUTO
Ranks Write to Read (tWRRD): AUTO
Read CAS# Precharge (tRTP): 3
ALL PRE to Refresh: 4
Wenn ich meins am laufen hab, dann wird gemipst. Letztes Board für dieses Jahr. ^^ DEr x48 hat ja sonst keine Vorteile.
Wie wahr ... Das X48 kommt nur mit dem PCB des X38 und ner neuen Kühllösung ... und der Grund für das X48 im T2R Kleid: Intel - die wollen die angeblich besser selektierten X38 ehmm X48 loswerden und liefern deswegen Teilweise jetzt schon keine X38 mehr aus . Wer ne X38 hat - kann sich gemütlich zurücklehnen und auf Nehalem warten ...
Das Ganze kommt mir sehr bekannt vor ... 680i/680i LT war das gleiche Spielchen ...